課程名稱
DSP數位訊號處理晶片實現 (含實作)
課程內容 課程大綱
1. Introduction to VLSI Signal Processing
2. Pipelining and Retiming
3. Folding and Parallel Processing
4. Programmable/Configurable DSP Architecture
5. FIR Filter, Filter Bank, and Multirate Signal Processing
6. Algorithm Strength Reduction and DSP Arithmetic

LAB操作項目:
1. Coding Environment
2. Programmable Computing Engine for FIR Filter / Filter Bank
3. Efficient CSD Constant Multiplier for FIR Filtering
4. FPGA Prototyping

課程目的
課程講述設計ASIC與DSP處理器之VLSI訊號處理技巧,從DSP演算法、到最佳化VLSI架構。修課同學可充分了解如何實現一高階DSP數位訊號處理晶片。本課程實作內容將在FPGA上實現一高效能且低面積複雜度之FIR濾波器計算引擎(Computing Engine)
先修課程 邏輯設計 
總筆數[ 1 ]   每頁 20 筆,第 頁 / 共 1
上課日期 上課時段 授課老師 報名截止日 上課地點 報名 課程費用
20170705-20170830 每週三PM18:30~21:30 劉志尉 教授 20170705 交通大學光復校區工四館教室 報名已截止 6000
總筆數[ 1 ]   每頁 20 筆,第 頁 / 共 1